ttl门电路,一个低电平接大电阻是高电平,那么如果接小电阻呢? cmos门

kuaidi.ping-jia.net  作者:佚名   更新日期:2024-06-25
TTL 门电路输入端分别接大电阻接地,小电阻接地,或空接,输入的是什么电平???跟是什么类型的门电路...

可参考数电中TTL集成线路输入端负载特性。
简要说:R>2.5K欧 输入相当于1;R<0.7K欧输入相当于0;R在这两者之间,一般不允许。
TTL输入端如果不用,也不要悬空,不接电阻为高电平,但因为是高阻,很容易被干扰成低电平,一般是通过电阻到地,使之成为低电平或加上拉电阻到电源成为可靠的高电平。
当A端接上电阻的时候,电流从+Ec,经过R1、T1的b、e,流入A端的电阻,最终到地。
当A端接上电阻越大,A端的电压就会越高,这可以用分压公式来解释。
当A端外接的电阻,大到一定程度,A端的电压,就成了高电平。

扩展资料;
数字电路中,由TTL电子元器件组成电路使用的电平。电平是个电压范围,规定输出高电平>2.4V,输出低电平=2.0V,输入低电平<=0.8V,噪声容限是0.4V。
TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。
参考资料来源:百度百科-TTL电平

TTL门电路中对多余的输入脚接入大电阻就相当于高电平输入。

(1)TTL门电路

开门电阻Ron=2.0kΩ,关门电阻Roff=0.7kΩ
输入端接大于Ron的电阻时,相当于高电平。(电阻前接VCC、VIH、VIL、接地都适用)
输入端接小于Roff的电阻时,相当于低电平。(电阻前接VCC、VIH、VIL、接地都适用)
(2)CMOS门电路
输入端接任何阻值的电阻,都为低电平。

电阻前接VCC=1、接VIH=1,接VIL=0、接地=0,电阻不对其产生影响。

TTL接低电平或小电阻,等于低电平; CMOS接任何电阻或低电压,都相当于低电平

说清楚你的接法。
你随便查一个 TTL 、一个 CMOS 器件的资料,如:74LS04、 CD4069 ,看看参数就会分析了。

  • ttl门电路,一个低电平接大电阻是高电平,那么如果接小电阻呢? cmos门
    答:(1)TTL门电路 开门电阻Ron=2.0kΩ,关门电阻Roff=0.7kΩ 输入端接大于Ron的电阻时,相当于高电平。(电阻前接VCC、VIH、VIL、接地都适用)输入端接小于Roff的电阻时,相当于低电平。(电阻前接VCC、VIH、VIL、接地都适用)(2)CMOS门电路 输入端接任何阻值的电阻,都为低电平。电阻前接VCC=1...
  • 为什么TTL门电路输入端悬空或者通过大电阻接地时相当于高电平?
    答:TTL输入端是内部三极管发射极,其内部有基极上拉电阻,因此TTL输入端接低电平时有电流通过·输入端入地,这样才能输入低电平逻辑;如果输入端接大电阻或开路,输入端就会产生较大的电压降,当这个电压降接近或高于3.6V,TTL就会认为是输入高电平。
  • TTL门是不是不管高低电平接大电阻就是高电平啊?
    答:TTL门电路中对多余的输入脚接入大电阻就相当于高电平输入。
  • TTL门输入端如何区分高低电平?
    答:TTL逻辑门输入端通过小电阻入地,相当于接低电平;通过大电阻入地,相当于接高电平;如果接在Vcc上,无论是直接相连、通过小电阻、通过大电阻,都是输入的高电平;大电阻指的是大于“开门电阻”,小电阻指的是小于“关门电阻”。OC门的输出相“线与”,两个OC门的输出只要有一个为0,则输出就是0...
  • TTL 门电路输入端分别接大电阻接地,小电阻接地,或空接,输入的是什么电...
    答:TTL输入端如果不用,也不要悬空,不接电阻为高电平,但因为是高阻,很容易被干扰成低电平,一般是通过电阻到地,使之成为低电平或加上拉电阻到电源成为可靠的高电平。当A端接上电阻的时候,电流从+Ec,经过R1、T1的b、e,流入A端的电阻,最终到地。当A端接上电阻越大,A端的电压就会越高,这...
  • 逻辑门电路 输入端接电阻问题
    答:TTL逻辑门输入端通过小电阻入地,相当于接低电平;通过大电阻入地,相当于接高电平;如果接在Vcc上,无论是直接相连、通过小电阻、通过大电阻,都是输入的高电平;大电阻指的是大于“开门电阻”,小电阻指的是小于“关门电阻”。OC门的输出相“线与”,两个OC门的输出只要有一个为0,则输出就是0,否则为1.解释:OC...
  • 逻辑门电路 简单
    答:对于TTL电路:10欧电阻接地是低电平输入;51kΩ电阻接地是高电平输入;悬空是高电平输入;输入电阻接地时,大于2kΩ(左右)时,是高电平输入,小于1kΩ左右是电平输入。1kΩ~2kΩ之间电平不确定。输入电阻接电源时,输入为高电平。对于CMOS电路:输入不得悬空(悬空输入电平不确定)。输入电阻接地时,...
  • ...帮忙:如果TTL门电路输入端通过一个电阻接高电平,则一定输入为高电平...
    答:TTl的输入悬空也是高电平,只是因为阻抗高容易被干扰而瞬间置低,所以一般悬空要加一个接高电平的电阻或低电平的电阻来人工置为高或低,接高的时候电阻可为几百到几十K都可以,置低要使输入的出电流在电阻形成的电压低到0.5V以下,最大几百欧或直接接地,若连接前级的集电极开路门,必须接到高电平...
  • 如图,请教74系列TTL电路输出端状态的判断(高电平,低电平,高阻态)
    答:输入端接电源,悬空或高阻(10k以上)相当于接高电平,接地为低电平,通过低阻接入电平信号则认为输入信号与接入电平相同。所以第一个三个高电平与非后为低电平,第二个10k欧为高电平,或后为高电平,第三个51欧与地串联则输入端为低电平,与非后为高电平 ...
  • TTL门电路的两个问题,电路中电阻的疑惑
    答:门电路的输入阻抗都是很高的,串接一个10K欧的电阻不会影响输入信号的逻辑电平性质。但是如果通过10K欧的电阻把门电路的输入端接地了,那就相当于把一个输入电平固定为低电平了,对于或非门没有影响,对于与非门就会使其输出恒定为逻辑“1”(高电平)。