逻辑门电路判断各门电路输出是什么状态(高电平,低

kuaidi.ping-jia.net  作者:佚名   更新日期:2024-06-16
简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高阻态)。已知这些都是74型TTL电路

1、高电平,有关。
2、低电平。
3、输入端接电源,悬空或高阻(10k以上)相当于接高电平,接地为低电平,通过低阻接入电平信号则认为输入信号与接入电平相同。则为OC门。
图中的第一个输入为高电平,电路为与非门,则输出端电平为低电平;
第二图输入为低电平,在输入端串联了高阻值电阻,则输出端为高阻状态;
第三图输入为高电平,电路为与非门,则输出端电平为低电平。

扩展资料:
与模拟电路相比,它主要进行数字信号的处理(即信号以0与1两个状态表示),因此抗干扰能力较强。数字集成电路有各种门电路、触发器以及由它们构成的各种组合逻辑电路和时序逻辑电路。
一个数字系统一般由控制部件和运算部件组成,在时脉的驱动下,控制部件控制运算部件完成所要执行的动作。通过模拟数字转换器、数字模拟转换器,数字电路可以和模拟电路互相连接。

简单的逻辑门可由晶体管组成。这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。
高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。常见的逻辑门包括“与”闸,“或”闸,“非”闸,“异或”闸(也称:互斥或)等等。
逻辑门是组成数字系统的基本结构,通常组合使用实现更为复杂的逻辑运算。一些厂商通过逻辑门的组合生产一些实用、小型、集成的产品,例如可编程逻辑器件等。
参考资料来源:百度百科-逻辑门电路

第一幅图为与非门,第一个输入端接高电平,第二个输入接电阻接地,即低电平,所以输出为高电平;
第二幅图为或非门,第一个输入端为高电平,此时无论第二个输入端是高电平还是低电平,输出都为低电平;
第三幅图两个与门后经过一个或非门,由于第一个与门输出结果为1,所以经过或非门后,输出结果为0;
第四幅图上面那个与非门输出为低电平,无论下面那个与非门输出为什么,输出端电位都会被拉低,所以为0

逻辑集成电路的输入端接下拉电阻,是为了使该端处于低电平。根据TTL逻辑集成电路的内部结构,由于输入端有一定的、向外留出的输入电流,该电流会在下拉电阻上产生压降,使得该输入端的电压>0V,若下拉电阻阻值较大将使输入端电压超过低电平的最高电压限值,这样输入端电平处于过渡区甚至高电平区,导致电平错误。而上拉电阻可以取较大阻值。对于基本型TTL逻辑集成电路74xx,下拉电阻的限值约为≤1.3kΩ。(A)图中下拉电阻10kΩ,大大超过限值,该输入端为高电平,则Y1=(VIL+1)'=0;(B)图中下拉电阻51Ω,小于限值,该输入端为低电平,则Y2=1异或0=1;(C)对于CMOS逻辑电路,因其输入电阻极大,上、下拉电阻的限值为≤1MΩ。图中下拉电阻10kΩ,远小于限值,该输入端为低电平,则Y3=(VIH·0)'=1;注意:基本型TTL逻辑集成电路74xx早已被多种改进型替代,输入端下拉电阻的阻值上限有不小的提高,即便是目前应用已经较少的低功耗肖特基TTL逻辑集成电路74LSxx,下拉电阻的限值约为≤20kΩ。所以,这是一个比较古老、落伍的知识点考核。

  • 简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高...
    答:第一幅图为与非门,第一个输入端接高电平,第二个输入接电阻接地,即低电平,所以输出为高电平;第二幅图为或非门,第一个输入端为高电平,此时无论第二个输入端是高电平还是低电平,输出都为低电平;第三幅图两个与门后经过一个或非门,由于第一个与门输出结果为1,所以经过或非门后,输出结果...
  • 简单的逻辑门电路判断各门电路输出是什么状态(高电平
    答:简单的逻辑门电路判断各门电路输出是什么状态(高电平 第一幅图为与非门,第一个输入端接高电平,第二个输入接电阻接地,即低电平,所以输出为高电平;第二幅图为或非门,第一个输入端为高电平,此时无论第二个输入端是高电平还是低电平,输出都为低电平;第三幅图两个与门后经过一个或非门,由于...
  • 简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高...
    答:另一根输入线接电阻相当于输入低电平,输出结果是高电平。
  • 数字逻辑电路请问下列各门电路的输出是什么状态,答案是不是错了?求大 ...
    答:是的。第一个是或非门,其逻辑功能可概括为“有1出0,全0出1”。现在有一个输入通过10kΩ接地,相当于高电平1,所以输出应该是低电平0。第二个是与非门,逻辑功能为“有0出1,全1出0”。现在两个输入端都是1,所以输出端应该是低电平0。
  • 简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高...
    答:Y7低电平(Ucc高电平,U1l低电平,异或后得高电平,再取非后为低电平)Y8低电平(Vcc高电平&U1l低电平=低电平,悬空高电平&悬空高电平=高电平,再或非得低电平)
  • 简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高...
    答:是三态门,en是使能端,en=0时,电路正常工作,en=1时为高组态
  • 判断各门电路输出是什么状态(高电平,低电平还是高
    答:与非门,只要有一个输入是低,就输出高。所有输入全高,输出才是低。或非门,只要有一个输入是高,就输出高。所有输入全低,输出才是低。反相器,输入低,输出高。输入高输出低。
  • 逻辑门的输出是什么状态?
    答:门电路属于组合逻辑电路,输出始终跟随输入变化,没有记忆功能。另一类结构较复杂的是时序逻辑电路,如触发器、计数器、寄存器等,也是由门电路构成的,由于引入了时钟的概念,输出状态与时间有关。最基本的门电路是:与、或、非、与非、或非、异或等逻辑门,即使是功能强大的计算机,也是靠这些基本单元...
  • 逻辑门电路中什么是输出?什么是输入?
    答:当两个输入端的状态相同(都为0或都为1)时输出为0,反之,当两个输入端状态不同(一个为0,另一个为1)时,输出端为1。异或运算及异或门由逻辑非、逻辑与和逻辑或可以实现异或逻辑运算,即式中为异或逻辑运算符号,读为异或,二输入异或逻辑的运算规则是若两个输入变量的逻辑值相同,则异或值为...
  • 怎么判断ttl门电路的输出状态
    答:解答过程如图所示: