TTL型门电路组成的逻辑电路如题14图所示,其输出函数F的逻辑关系式为

kuaidi.ping-jia.net  作者:佚名   更新日期:2024-06-30
求大神, TTL型门电路组成的逻辑电路如题14图所示,其输出函数F的逻辑关系式为(   )

选 D.F=1。
因为后面的与非门已有一个输入端为0,所以,不管另一个输入端是0或者是1,最后F=1。

当Y’输出为低电平时,要求下级与门输入不能高于输入最大低电平。即Rmax=(Vilmax-Vol)/Iil=(0.4-0.1)/10mA=30Ω,当Y输出为高电平时,要求下级门输入不能低于最小低电平。即Rmax=(Voh-Vihmin)/nIh=(3.6-2.8)/2x20μA=20KΩ,综合考虑上述两种情况,应取R≤30Ω.

答案:D
后面的是与非门 100欧电阻输入是零 所以不管前面的或非输出什么 F始终输出1

((A+B)‘*0)'=1,故选D

答案是:B

  • TTL型门电路组成的逻辑电路如题14图所示,其输出函数F的逻辑关系式为
    答:答案:D 后面的是与非门 100欧电阻输入是零 所以不管前面的或非输出什么 F始终输出1
  • 求大神, TTL型门电路组成的逻辑电路如题14图所示,其输出函数F的逻辑关 ...
    答:选 D.F=1。因为后面的与非门已有一个输入端为0,所以,不管另一个输入端是0或者是1,最后F=1。
  • 由TTL门组成的电路如图所示
    答:A=1时,G1的(灌)电流为:3mA;当A=0时,G1的(拉)电流为:0.1mA。
  • 如图所示TTL门组成电路,为实现图中输出所示逻辑函数表达式的逻辑关系...
    答:选择A。因为输入门电路是或门电路,根据TTL门电路多余输入端的处理原则:1、与门电路接高电位或悬空,不可接低电平。2、对或门电路接地(或通过小电阻接地),不能接高电平和悬空。对应2。注意,对CMOS门电路,多余输入端不可悬空。
  • 分析TTL门电路。急求。好的追加。
    答:使T4和D导通,则有:VO≈VCC-Vbe4-VD=5-0.7-0.7=3.6(V)。(3)B输入低电平0.3V时。由于T1和T'1一样接法,工作状态 同(2)A输入低电平时。可见该电路实现了与非门的逻辑功能的另一状态:输入有低电平时,输出为高电平。综合上述三种情况,该电路满足与非的逻辑功能,是一个与非门。
  • TTL门电路如题图所示已知门电路参数,为了实现图示的逻辑关系,试确定电 ...
    答:当Y’输出为低电平时,要求下级与门输入不能高于输入最大低电平。即Rmax=(Vilmax-Vol)/Iil=(0.4-0.1)/10mA=30Ω,当Y输出为高电平时,要求下级门输入不能低于最小低电平。即Rmax=(Voh-Vihmin)/nIh=(3.6-2.8)/2x20μA=20KΩ,综合考虑上述两种情况,应取R≤30Ω.
  • 如图所示TTL门电路,为实现图中输出所示逻辑函数表达式的逻辑关系...
    答:逻辑门电路中,多余的输入端的处理,当输入端是 与 关系的,多余端接高电平或者和一输入端并联。当输入端是 或 关系的,则多余端接低电平或者和一输入端并联。对于TTL门电路,输入端悬空也相当于输入高电平,而对于低电平输入,原理上是可以通过串联电阻把输入端连接到地的,但是电阻值不能大了。
  • 如图所示TTL门电路,为实现图中输出所示逻辑函数表达式的逻辑关系...
    答:选择A、B、C。TTL或门电路的多余输入端可以并联,也可以接地(或通过小电阻接地),不可悬空和通过大电阻接地。
  • 如图TTL电路,若实现规定的逻辑功能,图连接是否正确?若错误画出正确图...
    答:这两个门电路是TTL与非门,是不能直接输出相连接做线与电路 改动的方法也简单,你就直接把与非门改成OC门就可以实现所要求的逻辑了。图就不画了 这么说应该很明白了 也很好改
  • TTL逻辑门电路
    答:在数字电子技术中,TTL逻辑门电路,全称为Transistor-Transistor Logic,主要由双极结型晶体管(BJT)和电阻构建,是早期广泛使用的逻辑门类型,技术已十分成熟。最初始的TTL系列为74,后续出现了如74H、74L、74LS、74AS、74ALS等细分系列。然而,TTL门电路由于功耗较高的缺点,正逐渐被CMOS电路所取代。TTL...