关于数字电子技术的问题请问如何把74ls00与非门接成74ls86异或

kuaidi.ping-jia.net  作者:佚名   更新日期:2024-06-30
关于数字电子技术的问题请问如何把74ls00与非门接成74ls86异或

与非运算转异或运算的推导:
Y=A'B+AB'=[(A'B+AB')']'=[(A'B)'*(AB')']'
非运算:A', B'也由与非门实现,与非门的一个输入固定为1,则输出对另一个输入取非。
按此连接则将与非门转为异或门,刚好用到四个2输入的与非门。

74LS20是四输入与非门,只有当某个门的所有四个输入端都为高电平时这个与非门才会输出低电平。
74LS55是两个四输入与门的输出相或再反相,它输出低电平的条件是ABCD这四个输入端都是高电平,或者EFGH这四个输入端都是高电平。
74LS86是异或门,当某个门的两个输入不一样时这个异或门会输出高电平,当某个门的两个输入端一样(都是高电平或者都是低电平)时这个异或门会输出低电平。

4个与非接成一个异或倒是好弄,4个与非接成4个异或能行吗?

Y=A‘B+AB'=((A'B)'(AB')')'



  • 关于数字电子技术存在很久的疑问
    答:译码器就是把一个BCD码(四位二进制的数合起来表示一个十进制的数(你图中只有三位能表示1-8))转成一个七段码(就是能接数码管,用来显示数字的,数码管有七段,有的还有一个小数点。)所以输入是三个变量(随便取什么名字都行),输出有七个 编码器和译码器原理相反,它是把1-7单个的数...
  • 数字电子技术逻辑电路设计题,用74LS161设计一个模值为7的计数器,详情...
    答:74ls161 是同步计数器,同步置数,异步清零,制作 N 进制计数器应该用置数法,而不是清零法。模数是 7 ,数值范围是 0 ~ 6 ,输出 6 时,时钟前沿已经过去,置入 0 ,正好是第 7 个脉冲归零。
  • 大学数字电子技术题 一共7道大题 求大神帮忙做做答案 qq654507898 有红 ...
    答:1.Y(A,B,C,D)=∑m(1,4,7,9,12,15)+∑d(6,14)化简2.下图所示触发器的初始状态为0,试画出触发器的输出波形。3.分析下图电路,写出电路的驱动方程、... WORD 文档答题 求大神帮忙 急急急!!!1. Y(A,B,C,D)= ∑m(1,4,7,9,12,15)+ ∑d(6,14)化简2. 下图所示触发器的初始状态为0,试...
  • 数字电子技术基础7进制计数器设计
    答:0~6 见下图
  • 数字电子技术基础教程涵盖哪些核心内容?
    答:数字电子技术基础教程目录概览:第1章: 数制转换与编码 - 理解不同数制间的转换及其在电路设计中的关键作用。第2章: 逻辑门与逻辑代数基础 - 探索基本逻辑门的功能及其在构建电路逻辑结构中的基础原理。第3章: 门电路 - 详细解析AND、OR、NOT等门电路的工作原理与实际应用。第4章: 组合逻辑电路 - ...
  • 数字电子技术基础 将74HCT161构成八进制计数器,要求用反馈置数法设计...
    答:置数)端,把CR(清零)端接高电平“1”就可以了,其他使能端接高电平,进位端空出就可以了。状态图就0000开始到0111,一路箭头指向下一个最后0111再指向0000绕一圈就好了。置数就是计数到多少进制的前一个数,清零就是计数到多少进制的那个数。8进制的话置数到7,清零到8,就是这么简单......
  • 数字电子技术难不难?怎么才能学好?
    答:第7章 半导体存储器 第8章 可编程逻辑器件 第9章 数一模和模一数转换 主要研究各种逻辑门电路、集成器件的功能及其应用,.逻辑门电路组合和时序电路的分析和设计、集成芯片各脚功能.555定时器等.其实,你如果的真的是要学数字电子技术的话,看些视频是远远不够的。况且现在网上不是什么资料都有,都...
  • 数字电子技术问题 74LS160是模10加法计数器
    答:七进制计数,当计数到7时,Q2Q1Q0端口均为1,经与非得到低电平驱动CR端使160清零 所以,计数内容为0~7(7不出现)
  • 数字电子技术基础应该学会掌握哪些内容?
    答:数字电子技术主要研究各种逻辑门电路、集成器件的功能及其应用,逻辑门电路组合和时序电路的分析和设计、 集成芯片各脚功能、555定时器等。所以应该掌握以下学习内容:一、逻辑代数基础 1、逻辑代数的基本公式和常用公式;2、逻辑代数的基本定理;3、逻辑函数的各种表示方法及相互转换;4、逻辑函数的化简方法...
  • 数字电子技术基础,时序电路,D触发器,7-1的(a)怎么做,求教
    答:看你应该是完全没听,这是最基础的题目,两个都是D触发器,时钟信号都连在一起,是同步的,Q1的输入是X,输出也是X,Q2输入=Q1的输出=X,输出=输入=X,所以Y'=X与X'与X'(X'表示X的非),0和1的非必定为0,所以是Y'=0与X'=0,所以Y=1,至于逻辑功能,恒输出高电平吧,剩下自己写,我...