简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高阻态)。已知这些都是74型TTL电路

kuaidi.ping-jia.net  作者:佚名   更新日期:2024-06-16
简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高阻态)。已知这些都是74型TTL电路

1.
接电阻的输入端,要同时看接的是高电平还是低电平及电阻的大小。
如果接的是高电平,无论接的电阻多大都可以看作是接高电平。
如果接的是低电平,那么当接的电阻小于1k时,可以看作是接的低电平,例y2的第二根脚。当接的电阻大于10k时,那么可以看作是接的是高电平,例y4,y6的第二根脚。当接的电阻在1k~10k之间时,无法判断,一般不能这么接。
2.
第一幅图的第一个,是一个普通的与非门,输出端只有两种状态,高或低。第三根线是悬空,要看作是高电平。
3.
多个oc门并联,当其中一个为低电平时,输出端为低电平,当所有的oc门都为高电平时,输出端为高电平。
另y5和y6均为低有效三态门,而三态脚接的又是高电平,所以无论是什么输入状态,输出端应为高阻态。

第一幅图为与非门,第一个输入端接高电平,第二个输入接电阻接地,即低电平,所以输出为高电平;
第二幅图为或非门,第一个输入端为高电平,此时无论第二个输入端是高电平还是低电平,输出都为低电平;
第三幅图两个与门后经过一个或非门,由于第一个与门输出结果为1,所以经过或非门后,输出结果为0;
第四幅图上面那个与非门输出为低电平,无论下面那个与非门输出为什么,输出端电位都会被拉低,所以为0

1、高电平,有关。

2、低电平。

3、输入端接电源,悬空或高阻(10k以上)相当于接高电平,接地为低电平,通过低阻接入电平信号则认为输入信号与接入电平相同。则为OC门。

图中的第一个输入为高电平,电路为与非门,则输出端电平为低电平;

第二图输入为低电平,在输入端串联了高阻值电阻,则输出端为高阻状态;

第三图输入为高电平,电路为与非门,则输出端电平为低电平。

扩展资料:

与模拟电路相比,它主要进行数字信号的处理(即信号以0与1两个状态表示),因此抗干扰能力较强。数字集成电路有各种门电路、触发器以及由它们构成的各种组合逻辑电路和时序逻辑电路。

一个数字系统一般由控制部件和运算部件组成,在时脉的驱动下,控制部件控制运算部件完成所要执行的动作。通过模拟数字转换器、数字模拟转换器,数字电路可以和模拟电路互相连接。

简单的逻辑门可由晶体管组成。这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。

高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。常见的逻辑门包括“与”闸,“或”闸,“非”闸,“异或”闸(也称:互斥或)等等。

逻辑门是组成数字系统的基本结构,通常组合使用实现更为复杂的逻辑运算。一些厂商通过逻辑门的组合生产一些实用、小型、集成的产品,例如可编程逻辑器件等。

参考资料来源:百度百科-逻辑门电路



1. 接电阻的输入端,要同时看接的是高电平还是低电平及电阻的大小。
如果接的是高电平,无论接的电阻多大都可以看作是接高电平。
如果接的是低电平,那么当接的电阻小于1K时,可以看作是接的低电平,例Y2的第二根脚。当接的电阻大于10K时,那么可以看作是接的是高电平,例Y4,Y6的第二根脚。当接的电阻在1K~10K之间时,无法判断,一般不能这么接。
2. 第一幅图的第一个,是一个普通的与非门,输出端只有两种状态,高或低。第三根线是悬空,要看作是高电平。
3. 多个OC门并联,当其中一个为低电平时,输出端为低电平,当所有的OC门都为高电平时,输出端为高电平。
另Y5和Y6均为低有效三态门,而三态脚接的又是高电平,所以无论是什么输入状态,输出端应为高阻态。